Jalisco ha fet un pas ferm per reforçar la seva posició a l'electrònica avançada amb la creació del primer Parc Estatal de Disseny de Semiconductors d'Amèrica Llatina. La iniciativa, acordada entre el Govern estatal i el Cinvestav, neix per formar talent, incubar empreses locals i atraure inversió dalt valor a la cadena de disseny de xips.
El projecte es concep en sintonia amb el programa federal Kutsari i amb el pes que ja té la regió a l'etapa de disseny: a l'entitat es concentra aproximadament el 70% de les companyies que realitzen aquesta activitat a Mèxic. Tot això en un mercat que, segons previsions del sector, podria assolir al voltant de un bilió de dòlars el 2030, i que es beneficia d'aliances com la de disseny de xips per a aplicacions de IA.
Què s'ha anunciat i per què importa
L'Administració estatal i el Cinvestav de l'IPN a Zapopan van signar un conveni per allotjar, en primera instància, el denominat Parc Estatal de Disseny de Semiconductors —també referit com a Jalisco Advanced Semiconductor Park (JASP)— i una seu del Centre Nacional Kutsari. Aquest encaix institucional permetrà coordinar la formació d'enginyers i enginyers, la transferència tecnològica i la vinculació amb la indústria.

Objectius i metes fins al 2030
El parc operarà sobre quatre eixos: formació de talent de “última milla” per especialitzar perfils de mecatrònica i programari en disseny de circuits; impuls de startups jalisciencs de disseny; atracció de IED enfortint l'ecosistema local; i col·laboració estreta entre acadèmia i iniciativa privada.
Pel que fa a resultats, el full de ruta fixa l'especialització de 3.000 professionals en disseny de semiconductors, la creació de 10 noves empreses amb abast global i la meta de triplicar la inversió estrangera directa fins als 3.000 milions de dòlars. Amb aquest volum, i d'acord amb estimacions de la CEPAL, podrien generar-se entre tres i set llocs de treball per cada milió de dòlars invertit.
A més, es treballarà a coordinació funcional amb Kutsari per alinear esforços de formació i desenvolupament de productes destinats a necessitats del sector públic, integrant capacitats estatals i federals.
L'estratègia també contempla ampliar la cobertura dins de la cadena de valor: combinant el disseny amb el assemblatge, proves i empaquetat (ATP), l'estat aspira a capturar fins al 44% del valor econòmic del cicle dels semiconductors.
Fases, infraestructura i inversió
El desplegament es farà per etapes. La fase zero s'habilitarà a les instal·lacions actuals del Cinvestav com a seu temporal i es preveu que estigui en operació per a març de 2026, amb capacitat inicial per a uns 40 estudiants per torn.
En la primera fase s'aixecarà un edifici definitiu al voltant de 4.600 metres quadrats dins del mateix complex, amb laboratoris, aules, espais dinnovació i àrees de vinculació amb empreses, reforçant així la infraestructura de R+D.
Al capítol financer, el Govern estatal ha programat una inversió pública esglaonada: 18 milions de pesos per a adequacions inicials i una segona etapa del voltant de 50 milions de pesos per a la nova construcció, amb l'objectiu de dotar el parc de capacitats tècniques competitives.
Per estendre'n l'abast, el projecte preveu seus satèl·lit. La primera serà al CUCEI de la Universitat de Guadalajara, on s'instal·larà un laboratori d'ATP gràcies a la donació de Tecnologies Infineon, reforçant el tram final del procés de fabricació.
Ecosistema i actors clau
La titular de Desenvolupament Econòmic, Cindy Blanco Ochoa, subratlla que Jalisco ja és un pol de disseny i que aquesta plataforma permetrà accelerar l'especialització i la creació d'empreses locals, alhora que es promou la innovació aplicada al costat del sector privat.
el governador Pablo Lemus Navarro ha remarcat el caràcter estratègic del projecte, no només per la infraestructura, sinó pel “contingut” que allotjarà: coneixement, transferència tecnològica i capital humà d'alt nivell, un requisit que, segons va assenyalar, les grans companyies demanen per ampliar operacions.
Des de l'àmbit acadèmic, Alberto Sánchez Hernández (Direcció General del Cinvestav) i Susana Ortega Cisneros (Cinvestav Unidad Guadalajara) van destacar el paper del centre en la formació tecnològica avançada i el seu compromís amb la indústria de microelectrònica.
El teixit empresarial local ja compta amb firmes com Intel, NXP, Solidigm, Micron (memòria flash) i Infineon. Amb el parc i la col·laboració amb Kutsari, es busca reforçar la cadena nacional de disseny, fomentar noves cases de disseny i potenciar l'arribada de projectes internacionals.
Implicacions per a Mèxic i per a la regió
En establir el primer parc estatal de disseny de semiconductors a la regió, Jalisco reforça el seu paper com a node tecnològic i estableix bases per a un lideratge llatinoamericà a patates fregides, amb impacte en ocupació de qualitat, transferència de coneixement i competitivitat industrial.
La convergència amb el Centre Nacional Kutsari permetrà desenvolupar productes “fets a Mèxic” per a usos del sector públic, alhora que el parc estatal detonarà iniciatives empresarials locals i una oferta formativa alineada amb la demanda global.
Amb metes clares, finançament escalonat i una arquitectura institucional que integra govern, acadèmia i indústria, Jalisco aspira a consolidar-se com a referència continental en el disseny de semiconductors, ampliant-ne l'abast cap a l'ATP i generant un entorn propici per a la inversió, la innovació i el talent.